

- Subsistema de Entrada/Salida
- Interrupciones
- DMA
- Cronómetros

Profesor: Fabio Bruschetti

Ayudante: Pedro Iriso

Ver 2020



- Concepto básico de E/S
  - Entrada/Salida es el intercambio de información entre la CPU y los dispositivos externos
- Diagrama de bloque de un sistema de computación



# Subsistema de E/S

- Funciones del módulo de E/S
  - Control y temporización
    - Coordinar el tráfico entre los recursos internos y dispositivos externos
  - Comunicación con la CPU
    - Decodificar órdenes
    - Intercambiar datos
    - Proveer señalización de estados
    - Reconocimiento de direcciones
  - Comunicación con los dispositivos
    - Idem anterior excepto el reconocimiento de direcciones
  - Almacenamiento temporal de datos
    - Adaptación de velocidades de transferencia de información
  - Detección de errores
    - Informar errores al procesador
    - Paridad, Hamming



# Subsistema de E/S

- Estructura de un módulo de E/S
  - Pueden tener uno o más registros de datos y de estados
  - Cada módulo tiene una dirección única
- Presenta interfaz de alto nivel hacia el procesador
  - Se encarga del detalle en el manejo de periféricos





- La programación de los dispositivos de E/S es distinta a la programación de memoria dado que estos operan asincrónicamente de la CPU (y del programa en ejecución)
  - Para transferir información, el dispositivo y el procesador se deben sincronizar para el intercambio.
- Cada dispositivo de E/S tiene asociado una unidad de E/S o interfaz que media entre los dispositivos y los buses internos del computador
- El bus de conexión permite a la CPU leer y escribir en el dispositivo





- Un puerto permite el intercambio de información entre el bus (conectado a la CPU y a la memoria) y el componente de E/S (que a su vez están conectados a los dispositivos)
- Un componente de E/S tiene 3 clase de puertos:
  - Puerto de CONTROL: Se escriben valores que controlan el comportamiento de componente/dispositivo
  - Puerto de STATUS: Se leen valores que representan el estado actual del componente/dispositivo
  - Puerto de DATA: Se leen y escriben valores que hacen intercambio de información
- Cuando se conectan a un sistema de computación, a cada puerto se le asigna una dirección de E/S
  - Un dispositivo (puerto) es identificado por la dirección de E/S
  - El computador lee y escribe desde y hacia esta dirección de E/S para recibir o enviar información desde o hacia el dispositivo



- Memory-Mapped I/O
  - El procesador utiliza el mismo set de instrucciones para accesos a memoria y para las operaciones de E/S
  - Los dispositivos de E/S y la memoria se encuentran en el mismo espacio de memoria.





- En arquitecturas de microprocesadores, existen dos tipos de conexiones de direccionamiento de E/S – Intel 8255
  - Isolated I/O
  - Memory-Mapped I/O
- Isolated I/O
  - El procesador tiene instrucciones dedicadas para operaciones de E/S
  - El procesador tiene un espacio de direcciones separado para dispositivos de E/S
  - 8086: 20 bits para MP y 16 bits para E/S



- Intel Isolated I/O
  - Dentro de la familia 80x86, el rango de direcciones para E/S es: 0000h FFFFh
  - En las PC, los dispositivos tienen asignados direcciones de E/S estándares (usado por todos los fabricantes)

Teclado 60hParlante 61h

LPT1 3BCh - 3BFh

#### Los puertos de E/S no son celdas de memoria

- Hay que tener en cuenta que los puertos pueden permitir que se escriba un dato en ellos, pero no necesariamente se podrá leerlo, o viceversa.
- La dirección de los puertos de E/S y de la memoria pueden tener el mismo valor pero representan ubicaciones en dos espacios separados de direcciones.
- Existen instrucciones separadas que transfieren datos desde y hacia los puertos de E/S

Transferencia de Memoria

Transferencia de E/S

MOV AL, [61h] IN AL, 61h OUT 61h, AL

- Instrucción IN
  - Lee desde un puerto de E/S
  - Sintaxis:
    - IN AL, imm8  $\rightarrow$  Lectura de 8-bits
    - IN AX, imm8  $\rightarrow$  Lectura de 16-bits
      - imm8 especifica una dirección de E/S de 8 bits en el rango 00-FFh
    - IN AL, DX
    - IN AX, DX

Los modos de direccionamiento son diferentes

- DX especifica una dirección de E/S de 16 bits en el rango 0000-FFFFh
- Instrucción OUT
  - Escribe a un puerto de E/S

El destino se parece a un dir. inmediato

- Sintaxis:
  - OUT imm8, AL → Escritura de 8-bits
  - OUT imm8, AX → Escritura de 16-bits
  - OUT DX, AL
  - OUT DX, AX



El dato está en:

El dato es de 1 byte

AL

El dato es de 2 bytes

AX

IN Destino, Origen

El puerto está en:



OUT Destino, Origen

El puerto es de 1 byte

1 byte inmediato

El dato es de 2 bytes

DX



### Ejemplo:

- Suponga tener un dispositivo para mostrar caracteres ASCII
- El modelo para el programador es de un puerto de escritura solamente en la dirección de E/S = 04E9<sub>h</sub>
  - El display es "direccionado por cursor": el caracter ASCII escrito en el puerto de datos es mostrado en la posición actual del cursor.
  - La posición del cursor es manejada por el dispositivo del display
  - Cuando se escribe un caracter, la posición del cursor se avanza.
    - El avance administra las nuevas líneas y el scrolling
- Escriba el fragmento de código que muestre el caracter "A"
- Ejecutando el siguiente código se obtiene AL=41h?

MOV DX, 04E9H MOV AL, 41h OUT DX, AL ....

IN AL, DX

### Data port: 03BCh

| Offset | Name | Read/Write | Bit No. | Properties |
|--------|------|------------|---------|------------|
| Base + | Data | Write      | Bit 7   | Data 7     |
| 0      | Port |            | Bit 6   | Data 6     |
|        |      |            | Bit 5   | Data 5     |
|        |      |            | Bit 4   | Data 4     |
|        |      |            | Bit 3   | Data 3     |
|        |      |            | Bit 2   | Data 2     |
|        |      |            | Bit 1   | Data 1     |
|        |      |            | Bit 0   | Data 0     |

### Control port: 03BEh

| Offset | Name    | Read/Write | Bit No. | Properties                     |
|--------|---------|------------|---------|--------------------------------|
| Base + | Control | Read/Write | Bit 7   | Unused                         |
| 2      | Port    |            | Bit 6   | Unused                         |
|        |         |            | Bit 5   | Enable Bi-<br>Directional Port |
|        |         |            | Bit 4   | Enable IRQ Via<br>Ack Line     |
|        |         |            | Bit 3   | Select Printer                 |
|        |         |            | Bit 2   | Initialize Printer (Reset)     |
|        |         |            | Bit 1   | Auto Linefeed                  |
|        |         |            | Bit 0   | Strobe                         |

### Status port: 03BDh

| Offset               | Name   | Read/Write              | Bit No. | Properties |
|----------------------|--------|-------------------------|---------|------------|
| Base +               | Status | Read Only               | Bit 7   | Busy       |
| 1                    | Port   |                         | Bit 6   | Ack        |
|                      |        |                         | Bit 5   | Paper Out  |
|                      |        |                         | Bit 4   | Select In  |
| DB 25                |        |                         | Bit 3   | Error      |
| DB 25 ma<br>(compute |        | Centronics<br>(printer) | Bit 2   | IRQ (Not)  |
| 1                    | ⇒ 1    | 1                       | Bit 1   | Reserved   |

Bit 0

| Line          | DB 25 male<br>(computer) |                   | Centronics<br>(printer) |
|---------------|--------------------------|-------------------|-------------------------|
| Strobe        | 1                        | $\Rightarrow$     | 1                       |
| Data bit 0    | 2                        | $\Rightarrow$     | 2                       |
| Data bit 1    | 3                        | $\Rightarrow$     | 3                       |
| Data bit 2    | 4                        | $\Rightarrow$     | 4                       |
| Data bit 3    | 5                        | $\Rightarrow$     | 5                       |
| Data bit 4    | 6                        | $\Rightarrow$     | 6                       |
| Data bit 5    | 7                        | $\Rightarrow$     | 7                       |
| Data bit 6    | 8                        | $\Rightarrow$     | 8                       |
| Data bit 7    | 9                        | $\Rightarrow$     | 9                       |
| Acknowledge   | 10                       | $\Leftarrow$      | 10                      |
| Busy          | 11                       | ←                 | 11                      |
| Paper out     | 12                       | ←                 | 12                      |
| Select        | 13                       | ←                 | 13                      |
| Autofeed      | 14                       | $\Rightarrow$     | 14                      |
| Error         | 15                       | ←                 | 32                      |
| Reset         | 16                       | $\Rightarrow$     | 31                      |
| Select        | 17                       | $\Rightarrow$     | 36                      |
| Signal ground | 18                       | $\Leftrightarrow$ | 33                      |
| Signal ground | 19                       | $\Leftrightarrow$ | 19 + 20                 |
| Signal ground | 20                       | $\Leftrightarrow$ | 21 + 22                 |
| Signal ground | 21                       | $\Leftrightarrow$ | 23 + 24                 |
| Signal ground | 22                       | $\Leftrightarrow$ | 25 + 26                 |
| Signal ground | 23                       | $\Leftrightarrow$ | 27                      |
| Signal ground | 24                       | $\Leftrightarrow$ | 28 + 29                 |
| Signal ground | 25                       | $\Leftrightarrow$ | 16 + 30                 |
| Shield        | Cover                    | $\Leftrightarrow$ | Cover + 17              |



Reserved

View looking into male connector



View looking into female connector



#### Encendiendo Luces

- Hay leds conectados a los 8 bits de salida de una interfaz paralelo (LPTn) unidireccional, cada led es manejado por un bit en el puerto de E/S
- El puerto de datos es: 378<sub>h</sub>
- Configuración de Bits y LEDs
  - Para encender el led<sub>n</sub> hay que escribir un byte con el bit<sub>n-1</sub> en 1
  - Para apagar el led<sub>n</sub> hay que escribir un byte con el bit<sub>n-1</sub> en 0
- Cuando se desea apagar o prender un solo led, sin variar el estado de los demás, hay que mantener en una variable interna del programa el estado de los bits del puerto. ¿Por qué?
- EL puerto de datos es de solo lectura



El valor de cada bit del puerto determina si el led se encenderá o se apagará



### Sensando Switches

- Hay 5 switches conectados a los bits del puerto de estados de la interfaz paralelo
- El puerto de estados es: 379<sub>h</sub>
- Configuración de bits y switches
  - Bit 7 switch E
  - Bit 6 switch D
  - Bit 5 switch C
  - Bit 4 switch B
  - Bit 3 switch A
- Si un programa lee el puerto varias veces a alta velocidad, el valor leído variará por un tiempo hasta que se estabiliza (oscila).



Los switches tienen contactos de metal accionados por una palanca con resortes causando oscilaciones cuando pasa del estado abierto (no hace contacto) a cerrado (hace contacto)

## Estabilización en lectura de switches

### Simple:

- Escribir un ciclo que mire los valores del switch y ante el primer cambio visto continúe fuera del ciclo
- Perder tiempo "suficiente" (un ciclo que hace nada) hasta estar seguro que el switch paró de oscilar

### Adaptativa:

- En un ciclo se mira el switch hasta que haya un cambio
- Se establece un contador de ciclo a un valor inicial



- Una interrupción es un procedimiento desencadenado por un evento externo que produce una transferencia impredecible del control de ejecución, desde el programa o rutina que es interrumpida hacia otra rutina (denominada de atención de la interrupción)
- Una interrupción se compone de 4 etapas
  - Solicitud: a través de una señal asincrónica de entrada a la CPU
  - Reconocimiento: dadas ciertas condiciones temporales y lógicas, la CPU reconoce el pedido y comienza con la atención de la interrupción. La transferencia del control de ejecución no es inmediata ni incondicional. Se identifica al periférico solicitante a través de su "Tipo=n". Se obtiene la dirección de memoria donde está la rutina de atención del periférico (ISRn = Interrupt Service Routine periférico n)
  - Atención: se ejecuta la rutina de atención ISR
  - <u>Retorno</u>: Finalizada la ejecución de la rutina de atención, se produce el retorno del control de ejecución a la rutina que fue interrumpida, permitiendo al micro continuar con la ejecución de la misma.

17



- Interrupciones Enmascarables
  - Una máscara de interrupción es un bit que condiciona el reconocimiento de la interrupción
  - Es la bandera o flag IF (Interrupt Flag)
    - Si IF=0, la solicitud es ignorada. Si IF=1, el pedido es aceptado y se inicia el ciclo de reconocimiento
  - Las solicitudes se realizan a través de la señal INTR (Interrupt Request)
    - Se censa en el último ciclo de reloj de la instrucción en curso
    - <u>Si es</u> INTR=1, la CPU emite la señal !INTA o INTA=0 (Interrupt Acknowledge)
    - Cuando comienza la ejecución de la rutina de atención de la interrupción, IF debe pasar a 0 hasta que la línea INTR pase a bajo. Sino fuera así, solo llegaría a ejecutarse la primera instrucción de esta rutina y la CPU comenzaría nuevamente con otro ciclo de reconocimiento.
  - Como se leen 8 bits del tipo, hay 256 tipos distintos que pueden atenderse

```
40 Vcc (+5V)
-- A14 <-> D14 2
 - A13 <-> D13
                         38 A16 --> S3
   A12 <-> D12
                         37 A17 --> S4
                         36 A18 --> S5
   A11 <-> D11
                         34 !BHE/S7 -->
            D8
                         33 MN/!MX <--
            D7
                         32 !RD
                   Intel
           D6 10
                         31 HOLD,
                                   !RQ/!GTO <->
       <-> D5 11
                         30 HLDA,
                                   !RQ/!GT1
    A4 <-> D4 12
                         29 !WR,
                                   !LOOK
            D3 13
                         28 M/!IO, !S2
    A2 <-> D2 14
                         27 DT/!R, !S1
    A1 <-> D1 15
                         26 !DEN, !SO
<-- AO <-> DO 16
                         25 ALE,
        --> NMI 17
                         24 !INTA, QS1
       -->INTR 18
                         23 !TEST <--
       --> CLK 19
                         22 READY <--
           GND 20
                         21 RESET <--
```



## Interrupciones por hardware - Clasificación

- Interrupciones Enmascarables (cont.)
  - Una excepción es la instrucción WAIT que espera un "0" en la entrada TEST para continuar con el programa. Esta instrucción muestrea continuamente INTR durante su ejecución, permitiendo la atención de interrupciones en el interior de la espera. Cuando finaliza la rutina de atención, la CPU retorna a ejecutar la instrucción WAIT
- Interrupciones No Enmascarables
  - La solicitud se realiza a través de la entrada NMI (Non Maskable Interrupt). Es una entrada asincrónica activa por flanco ascendente
  - Está fijada como tipo "2" (o 02<sub>h</sub>)
  - No es necesaria la señal de INTA
  - Su atención es inevitable e incondicional. Es siempre la interrupción más prioritaria ya que puede interrumpir la ejecución de cualquier servicio generado por INTR
  - NMI, se usa para situaciones graves que requieran atención incondicional de la CPU como errores de paridad, energía baja, etc.



## Interrupciones por hardware – Anidamiento

- Una interrupción se anida en otra, cuando ésta interrumpe la ejecución de la ISR que está ejecutándose
- Esto puede evitarse si se utiliza el flag IF
  - No deseo anidamiento
    - Como la CPU coloca el IF=0 antes de comenzar la ejecución de la ISR, no modifico el flag IF
  - Deseo anidamiento
    - La primera instrucción de atención a la interrupción tiene que ser la habilitación de atención de nuevas interrupciones colocando el IF=1 (instrucción STI)
  - En ambos casos, al ejecutarse la instrucción IRET presente en la ISR, se restaurarán los flags tal como estaban antes de la interrupción.





## Interrupciones por hardware – Anidamiento

 La atención de una interrupción (ejecución de su ISR) se "anida" dentro de otra cuando ésta última interrumpe la ISR que está en curso



## Interrupciones por hardware – Anidamiento

¿Cómo podemos evitar el anidamiento?





# Prioridades ante múltiples solicitudes de interrupción – Gestión centralizada

- Polling Dispositivos de E/S Espera Activa
  - La CPU pregunta de a un periférico por vez, si requiere atención. Si la necesita, ejecuta las acciones que le son solicitadas. Si no, continúa preguntando al siguiente dispositivo
  - Estas "encuestas" se ejecutan dentro del programa principal y se implementan con saltos condicionados
  - Mientras la CPU atiende a un dispositivo ningún otro puede ser atendido independientemente de su importancia
  - Desventaja: No permite anidamiento
  - Ventaja: No requiere HW adicional, se implementa por software
  - Ejemplo 1: Lectura del Puerto Paralelo
    - While (!(getSwitches() && 1000 0000B)) {} processSwitch()
  - Ejemplo 2: Lectura de un teclado hipotético
    - Cuando se presiona una tecla, el caracter se almacena en el puerto de datos y el bit 0 del puerto de control pasa a 1 indicando "Tecla lista"
    - While (Estado && 0000 0001B == 0)) {} leer\_la\_tecla\_del\_puerto\_de\_datos



# Prioridades ante múltiples solicitudes de interrupción – Gestión distribuida

### Interrupciones

- Aprovecha los recursos de la CPU de manera más eficiente. Se ejecuta el main y se atienden a los periféricos solos si estos lo solicitan
- Cuando la CPU recibe un pedido de interrupción, finaliza la ejecución de la instrucción en curso y comienza la ejecución de la rutina de atención de la interrupción. Cuando finaliza esta rutina, el micro continúa donde había dejado
- Atención interrupciones no enmascarables: 1 sola, la más prioritaria
- Atención interrupciones enmascarables: respetará prioridades 255 posibles
  - Una vez reconocido el pedido, se individualiza al solicitante
  - Se inicia un ciclo INTA, en donde se por lee el bus de datos un byte que contiene el "tipo" de la interrupción solicitada. En el 8086, hay 256 tipos posibles
  - Este número actúa como puntero dentro de una tabla o vector de interrupciones (IVT = Interrupt Vector Table) que contiene a su vez los punteros a donde se encuentra la rutina de atención para cada tipo. Cada entrada tiene 4 bytes, 2 pare el CS y 2 para el IP
  - Por ejemplo, la interrupción 5 o type=05<sub>h</sub>, le corresponde el 6° vector de interrupciones cuyos 4 bytes se ubican el las direcciones 00014<sub>h</sub> a la 00017<sub>h</sub>.



IP OFFSET



16-BITS -

### Clasificación Intel

- Dedicadas (tipos 00<sub>h</sub> a 04<sub>h</sub>): están preestablecidas y son fijas.
- Reservadas (tipos  $05_h$  a  $1E_h$ ): no se recomienda usar estos tipos porque están reservados para futuras ampliaciones del esquema de interrupciones del procesador (compatibilidad futura)
- Disponibles (tipos  $1F_h$  a  $FF_h$ ): el usuario dispone libremente su uso para sus propias rutinas

## Interrupciones – Vector de interrupciones

- Vector de interrupciones (IVT)
  - Es un sector de la memoria que se encuentra en los primeros 1024 bytes del mapa. Va desde la dirección: 00000<sub>h</sub> a la 003FF<sub>h</sub>
  - Contiene 256 vectores de interrupción, de 4 bytes cada uno
  - Suele mapearse a memoria RAM la ubicación del IVT. Esto permite que la tabla pueda ser modificada durante la ejecución de un programa
  - Si un vector no se usa, se deberá apuntar a una ISR que solo contenga la instrucción IRET para retornar sin hacer nada
  - Vector de interrupciones (4 bytes dentro de la IVT)
    - Cada vector está tiene 2 bytes para alojar el IP y 2 para el CS
    - El sentido es:
      - 1er byte → LSB del IP (nibble menos significativo del IP)
      - 2do byte → MSB del IP (nibble más significativo del IP)
      - 3er byte → LSB del CS
      - 4to byte → MSB del CS



# Interrupciones – Secuencia detallada

### Solicitud

- La CPU recibe un flanco ascendente en el pin INTR
- Reconocimiento
  - Si la máscara de interrupciones está activa (IF=1) y el microprograma se encuentra en la última microinstrucción, se coloca un flanco descendente en el pin !INTA
  - La CPU guarda (PUSH) las bandera (FLAGS) en la pila (STACK)
  - Desactiva la máscara de interrupción IF (IF=0)
  - Posiciona el contador de programa en la próxima instrucción a ejecutarse en el programa interrumpido
  - Guarda el CS en la pila
  - Guarda el IP en la pila
  - Efectúa un ciclo de lectura sobre el bus de datos (INTERRUPT TYPE)
  - Calcula (INTERRUPT TYPE x 4) el puntero al vector de interrupciones (IVT)
  - Se carga el CS y el IP en con el contenido del IVT



# Interrupciones – Secuencia detallada

### Atención

- Comienza la ejecución de la Interrupt Service Routine (ISR) en la dirección apuntada por el IVT
- Al ejecutar la instrucción Interrupt Return (IRET) se restablecen de la pila los valores de las banderas, IP y CS guardados previamente

#### Retorno

Continúa la ejecución de la instrucción siguiente del programa interrumpido



# Interrupciones – Tipos

- Pseudo-interrupciones
  - Por software
  - Por error
  - Trampa (o Single Step)

- Son instrucciones que provocan que la CPU ejecute alguna de las rutinas de atención de interrupciones del "tipo" que se indique. Finalizada la ejecución de la rutina de atención, la CPU continúa ejecutando la instrucción posterior a la instrucción de interrupción
- No son interrupciones propiamente dichas ya que al ser instrucciones, no son impredecibles
- Como son instrucciones, no respetan ningún esquema de prioridades y se anidan siempre que se incluyan dentro de una rutina de atención de interrupción. Obviamente no son enmascarables
- Estas instrucciones pueden usarse para transferir el control a rutinas que son reubicables en memoria (en las que el programa que las llama no conoce la dirección de inicio de las mismas)
- Guardan en la pila las banderas y el Program Counter (CS:IP)
- No ejecutan el ciclo de INTA, pero si inhiben Single Step y IF durante su ejecución

- Instrucción INT 3<sub>h</sub>
  - La instrucción ocupa 1 byte de longitud
  - Interrupción de Tipo=03<sub>h</sub>
  - Se utiliza para insertar puntos de ruptura en rutinas que están siendo depuradas
- Instrucción INT XX<sub>h</sub>
  - Ejecuta el servicio de la interrupción del Tipo=XX<sub>h</sub>
  - Ocupa dos bytes, uno para el código de operación y otro para el para el dato del tipo
  - Se pude usar para simular cualquier tipo de interrupción y para depuración
  - ¿Cómo puede manejar varios servicios una rutina ISR?
    - El tipo de servicio se pasa como parámetro
    - Los parámetros se pasan por los registros, no por el stack
    - El valor de retorno, depende del servicio invocado

- Instrucción INTO (Interrupt On Overflow)
  - Ocupa 1 byte
  - Tipo=04<sub>h</sub>
  - Interrumpe el programa si existe un overflow luego de una operación indicado por la activación del flag OF (Overflow Flag)
  - Si OF = 0 la instrucción no hace nada (se comporta como un NOP) y retorna a la próxima instrucción del INTO
  - Si OF=1 ejecuta la rutina que apunta el IVT en el vector 4
  - Esta instrucción permite corregir errores en el caso de overflow

- Funciones instalada por el DOS: (Int 21<sub>h</sub>)
  - Imprimir un mensaje DS:DX = dir. Mensaje;  $AH = 9_h$  (parámetro)
  - Salir  $AH = 4C_h$
  - Leer carácter de teclado AH = 1<sub>h</sub> retorna en AL el ASCII del teclado
  - Mostrar carácter en pantalla DL = caracter ASCII ; AH = 2<sub>h</sub>
  - Imprimir carácter DL = caracter ASCII ; AH =  $5_h$
- Servicios del BIOS
  - Display (Int 10<sub>h</sub>)
  - Funciones de E/S a discos(Int 13<sub>h</sub>)
  - Teclado (Int 16<sub>h</sub>) [Lectura AH=0<sub>h</sub>]
  - Impresoras (Int 17<sub>h</sub>) para funciones de impresora

# Pseudo Interrupciones de error

- Se producen por lo general por un error de software
- No respetan esquema de prioridades
- En el 8086 hay solo una: "Tipo"=0 Error al dividir
  - Ocurre cuando se intenta dividir por 0
  - La dirección de retorno de la rutina de atención de este tipo apunta a la misma instrucción que se terminó de ejecutar antes de producirse este error
  - Permite corregir el error que provocó la interrupción en la rutina de atención y volver a empezar
  - No es enmascarable.

# Pseudo Interrupciones de trampa (modo paso-a-paso)

- Si el bit TF (Trap Flag) está activo, después de la ejecución de cada instrucción se produce una interrupción "tipo"=1
- Al aceptar esta interrupción, se borra el TF de manera de ejecutar la rutina de atención en forma normal
- Se usa para implementar una rutina para el monitoreo durante la depuración de programas
- Comienza a ejecutarse una instrucción después de que se activó el bit TF
- No es enmascarable

Establecer el TF
 PUSHF
 POP AX
 OR AX,0100<sub>h</sub>
 PUSH AX
 POPF

C: acarreo en la suma y arrastre en la resta

P: paridad del dato (0, impar y 1, par)

A: acarreo auxiliar o arrastre entre los bits 3 y 4

Z : indicación de resultado igual a cero

S: indicador de signo del resultado. O, positivo y 1, negativo

T : trampa. Habilita la característica de depuración

I : habilitación de interrupciones de hardware

D : selección de incremento o decremento en los índices

O: sobreflujo



# Interrupciones autovectorizadas Controlador de interrupciones

- Intel 8259A (PIC = Programmable Interrupt Controller)
  - Amplía la estructura de interrupciones del 8086
  - Es configurable y programable (asociación de tipos a dispositivos, prioridades)
  - Se lo considera como un dispositivo más del chipset
  - Conectándolo 8 8259A en cascada (8+1) → maneja 64 interrupciones
  - Durante el booteo, la BIOS programa el PIC maestro:
    - IR0 a IR7 se mapean a los tipos de interrupciones 08h a 0Fh





### Interrupciones autovectorizadas Controlador de interrupciones Intel 8259A





- Prioridad de Interrupción
  - Los dispositivos tienen asignados prioridades
    - Los dispositivos con alta prioridad tiene precedencia sobre los de baja prioridad
    - Las prioridades entran en juego cuando:
      - Varias interrupciones suceden en el mismo tiempo
      - Nuevas interrupciones ocurren mientras se está procesando la rutina ISR de interrupciones previas
  - El controlador de interrupciones hace cumplir las prioridades
    - En PCs
      - Los dispositivos tienen conexiones preconfiguradas hacia el controlador
        - Timer siempre en IR0 y el teclado en IR1
      - El DOS programa al 8259A para asignar prioridades basadas en las conexiones de los dispositivos El número mas bajo
        - IR0== alta prioridad e IR7==baja prioridad

38

tiene la prioridad más alta

### Interrupciones autovectorizadas Controlador de interrupciones Intel 8259A

- Prioridad de Interrupción
  - Que rutina ISR se ejecuta si dos interrupciones ocurren al mismo tiempo



Si la CPU esta ejecutando una rutina ISR y un segundo dispositivo (de mayor prioridad) interrumpe, ¿que ISR sigue ejecutando?



 El controlador intentará permitir a una interrupción de mayor prioridad interrumpir otra de menor. La segunda interrupción no será reconocida por el procesador sino hasta que IF=1 (habiliten las interrupciones)

39



- Prioridad de Interrupción
  - Si una interrupción de baja prioridad sucede a otra de alta prioridad, el controlador mantiene la prioridad.



- El controlador recuerda la interrupción de baja prioridad hasta que la de alta prioridad haya terminado
- Cuando terminó, el controlador genera otra interrupción a favor del dispositivo lento
  - ¿Cuantas interrupciones puede recordar el controlador?
  - ¿Como sabe el controlador que la interrupción de alta prioridad terminó?



- Interrupciones pendientes
  - Se llama pendiente a una señal de interrupción que es almacenada en un latch, pero no ha sido reconocida por el procesador
    - Las interrupciones pueden estar pendientes en el controlador o en el dispositivo
- El Intel 8259 tiene un registro interno de 8 bits
  - Un bit por cada entrada IR
  - Cuando se enciende IR, el bit asociado a él se enciende
  - Cuando la interrupción es reconocida, el bit asociado se apaga.
    - El controlador puede recordar hasta una interrupción pendiente por IR
- Fin de Interrupción (EOI)
  - Después de enviar una interrupción al procesador, el controlador necesita saber cuando es seguro, generar una interrupción de menor prioridad
    - Esto hace necesario tener un feedback desde la CPU
  - Se envía un comando al controlador desde la CPU indicando el fin de interr.
    - No es parte del ciclo INTA, no es hecho por el hardware
    - Se trata de un comando software, que el programa debe enviar (ICW, OCW)

### Interrupciones autovectorizadas Controlador de interrupciones Intel 8259A

- Modelo del programador (Controlador de Interrupciones)
  - El Controlador es un dispositivo de E/S → tiene una dir. de puerto de E/S
  - Dos puertos de 8 bits cada uno
    - Interrupt Mask Register (Puerto 21h) lectura/escritura
      - Permite habilitar/deshabilitar interrupciones individuales en el controlador
        - bit i = 1IR i es enmascarado (no reconocido por el controlador)
        - bit i = 0
          IR i es habilitado (reconocido por el controlador)
      - Diferencia entre mascara controlador (bit = 1) y CPU (IF=0)
    - Command Register (Puerto 20h) escritura solamente
      - Se escribe en 20h para informar al controlador que terminó la interrupción
- Modelo del programador (Teclado de PC)
  - El teclado de PC usa interrupciones
    - No puede usar polling por no tener puerto de estado
    - Está conectado al IR1 del controlador, a través de la interfaz Paralela 8255.
  - El 8255 Parallel Peripheral Interface tiene 2 puertos
    - Data Port (Port PA) dir. E/S 60h
    - Control Port (Port PB) dir. E/S 61h

# Interrupciones de la BIOS

- Las Interrupciones de la BIOS
  - INT 10h: Servicios de Vídeo (texto y gráficos).
  - INT 11h: Informe sobre la configuración del equipo.
  - INT 12h: Informe sobre el tamaño de la memoria convencional.
  - INT 13h: Servicios de disco (muy elementales: pistas, sectores, etc.).
  - INT 14h: Comunicaciones en serie.
  - INT 15h: Funciones casette (PC) y servicios especiales del sistema (AT).
  - INT 16h: Servicios de teclado.
  - INT 17h: Servicios de impresora.
  - INT 18h: Llamar a la ROM del BASIC (sólo máquinas IBM).
  - INT 19h: Reinicialización del sistema.
  - INT 1Ah: Servicios horarios.
  - INT 1Fh: Apunta a la tabla de los caracteres ASCII 128-255 (8x8 puntos).

# Interrupciones del DOS

- Las Funciones del DOS
  - INT 20h: Terminar programa (tal vez en desuso).
  - INT 21h: Servicios del DOS. (devuelve acarreo si hay error)
  - INT 22h: Control de finalización de programas.
  - INT 23h: Tratamiento de Ctrl-C.
  - INT 24h: Tratamiento de errores críticos.
  - INT 25h: Lectura absoluta de disco (sectores lógicos).
  - INT 26h: Escritura absoluta en disco (sectores lógicos).
  - INT 27h: Terminar dejando residente el programa (en desuso).
  - INT 28h: Idle (ejecutada cuando el ordenador está inactivo).
  - INT 29h: Impresión rápida en pantalla (no tanto).
  - INT 2Ah: Red local MS NET.
  - INT 2Bh-2Dh: Uso interno del DOS.
  - INT 2Eh: Procesos Batch.
  - INT 2Fh: Interrupción Multiplex.
  - INT 30h-31h: Compatibilidad CP/M-80.
  - INT 32h: Reservada.

- Es una técnica que permite a los periféricos realizar transferencias sobre la memoria sin la intervención de la CPU (ésta continúa haciendo otras tareas)
- En el momento en que el DMA realiza las transferencias, la CPU se desconecta de los buses (3-state) y cede el control
- Esta "petición de buses" y control es recibida por la CPU en el pin HOLD y concede la operación a través del pin HOLDA (HOLD Acknowledge) una vez terminado el ciclo de bus en curso
- El dispositivo que controla los buses se lo denomina "Master" y el que es controlado, "Slave". En este caso, la CPU deja de ser el Master de los buses

- DMAC 8237A (DMA Controller)
  - Posee 4 canales programables en 3 modos diferentes y cada modo en 3 tipos de transferencia
  - Permite transferencias "memoria-a-memoria"
  - Direccionamiento por incrementos / decrementos
  - Hasta 1.6Mb/s
  - Expandible a n canales DMA
  - Señales principales
    - HRQ (DMAC) → CPU (HOLD): solicitud de buses a la CPU
    - HLDA (DMAC) ← CPU (HOLDA): aceptación de la CPU
    - DREQn (DMAC) ← Dispositivo : solicitud de acceso DMA
    - DACKn (DMAC)  $\rightarrow$  Dispositivo : otorgamiento del servicio DMA







#### Modos de operación

- Modo Simple (Single Transfer Mode): se realiza una única transferencia y se asegura que la CPU complete un ciclo antes de realizar una nueva transferencia
  - El "rollover" del Terminal Count (de 0000<sub>h</sub> a FFFF<sub>h</sub>) indica el fin de la transferencia. En este momento, se genera un pulso en End-of-Process (!EOP), pin bidireccional
- Modo En Bloques (Block Transfer Mode): Se realizan transferencias de bloques hasta el rollover del TC o hasta que se detecte un EOP externo
- Modo A Demanda (Demand Transfer Mode): La transferencia se realiza mientras DREQ permanece activo o hasta el rollover del TC o un EOP externo. Se pueden realizar todas las transferencias necesarias hasta agotar las posibilidades del dispositivo



- <u>Conexión en Cascada</u> (Cascade Mode)
  - Permite la interconexión de más de un 8237A. Permite la propagación de señales de petición y su correspondiente prioridad.





- Tipos de transferencias
  - Lectura (Read): Movimiento de datos desde la memoria a la E/S
  - Escritura (Write): Movimiento de datos desde la E/S a la memoria
  - <u>Verificación</u> (Verify): Se generan direcciones pero no se utilizan las señales de control (son pseudo-transferencias)
- Transferencia Memoria-a-Memoria
  - Se emplean los canales 0 y 1
  - Se realiza un pedido de DMA normal
    - Por canal 0 y se lee dato desde la memoria y se guarda en el 8237A
    - Por canal 1 se escribe en la memoria el dato guardado en el 8237A
    - Autoinicialización
  - Se restablecen los registros internos a los valores predeterminados



#### Prioridades

- Fija: Canal 0 = máxima, Canal 3 = mínima
- Rotativa: El último canal servido es el de menor prioridad (evita monopolizar la atención)

#### Generación de direcciones

- Tiene multiplexada la parte alta del bus de direcciones
- Los 8 bits más significativos de la dirección son guardados en un latch externo a través del bus de datos (señal AEN, Address Enable)

#### Registros

Current Address, Current Word, Base Address y Base Word Count,
 Command, Mode, Request, Mask, Status, Temporary

- Control de transferencias en el bus del 8086
- Modo mínimo: señales
  - HOLD y HOLDA
  - M/!IO → Indica direccionamiento a MP o E/S
  - DT/!R → Indica Transmisión / Recepción de datos
  - !DEN → Habilita el buffer de datos 8286/7
  - MN/!MX → es "1" (Minimum Mode)

```
40 Vcc (+5V)
<-- A14 <-> D14
                           39 A15 --> D15 <->
<-- A13 <-> D13
<-- A12 <-> D12
<-- A11 <-> D11
<-- A10 <-> D10
     A8 <->
                           33 MN/!MX
                     Intel
                10
                               HOLD,
                                       !RQ/!GTO <->
                     8086
                               HLDA,
             D5 11
                                       !RQ/!GT1
                                       !LOOK
             D3 13
                               M/!IO
                                       !52
                               DT/!R,
                                       !51
             DO 16
        --> NMI 17
                               ! INTA,
        -->INTR 18
        --> CLK 19
            GND 20
```

- Control de transferencias en el bus del 8086
- Modo máximo
  - Para conectar un coprocesador Intel 8087
  - Se utilizan: controlador de buses Intel I8288
  - RQ (ReQuest) y GT (GranT)
  - MN/!MX = "0" (Maximum Mode)
  - !RQ₀/!GT₀, !RQ₁/!GT₁ → Utilizados para solicitar al la liberación de los buses al finalizar el ciclo de bus en curso
  - El 8288 usa las señales !S0, !S1 y !S2
  - Los COP iniciados con 11011<sub>b</sub> indicarán instrucciones para el coprocesador
  - Cuando el 8087 ejecuta una instrucción, pone su pin "BUSY" en "1", cuando termina lo pasa a "0"
  - El pin BUSY del 8087 está conectado con el TEST del 8086/8. El MAIN deberá ejecutará la instrucción WAIT para esperar el resultado del coprocesador.

| S2 | S1 | SO | Significado   |
|----|----|----|---------------|
| 0  | 0  | 0  | Ciclo INTA    |
| 0  | 0  | 1  | Lectura E/S   |
| 0  | 1  | 0  | Escritura E/S |
| 0  | 1  | 1  | Halt          |
| 1  | 0  | 0  | Operand fetch |
| 1  | 0  | 1  | Lectura MP    |
| 1  | 1  | 0  | Escritura MP  |
| 1  | 1  | 1  | Estado pasivo |





8086 – Microprocessor

8087 – Math coprocessor

8282 – Octal latch

8284 – Clock generator and driver

8288 – Bus controller

8286 – Bus transceiver





#### intel.

#### 8087 MATH COPROCESSOR

- Adds Arithmetic, Trigonometric, Exponential, and Logarithmic Instructions to the Standard 8086/8088 and 80186/80188 Instruction Set for All Data Types
- CPU/8087 Supports 7 Data Types: 16-, 32-, 64-Bit Integers, 32-, 64-, 80-Bit Floating Point, and 18-Digit BCD Operands
- Compatible with IEEE Floating Point Standard 754

- Available in 5 MHz (8087), 8 MHz (8087-2) and 10 MHz (8087-1): 8 MHz 80186/80188 System Operation Supported with the 8087-1
- Adds 8 x 80-Bit Individually Addressable Register Stack to the 8086/8088 and 80186/80188 Architecture
- 7 Built-In Exception Handling Functions
- MULTIBUS System Compatible Interface

#### intel

#### M8286/M8287 OCTAL BUS TRANSCEIVER

Military

- Data Bus Buffer Drive for Military M8086, M8088, M80186, M8085A, and M8048AH Processors
- High Output Drive Capability for Driving System Data Bus
- **■** Fully Parallel 8-Bit Transceivers

- 3-State Outputs
- No Output Low Noise When Entering or Leaving High Impedance State
- Military Temperature Range: -55°C to + 125°C (T<sub>C</sub>)



#### M8282/M8283 OCTAL LATCH

Military

- Fully Parallel 8-Bit Data Register and Buffer
- Transparent During Active Strobe
- Supports M8085AH, M8048AH, M8086, M8088 and M80186
- High Output Drive Capability for Driving System Data Bus
- 3-State Outputs
- No Output Low Noise When Entering or Leaving High Impedance State
- Military Temperature Range: -55°C to +125°C (T<sub>C</sub>)



## M8288 BUS CONTROLLER FOR M8086, M8088, M80186 PROCESSORS

- Bipolar Drive Capability
- Provides Advanced Commands
- Provides Wide Flexibility in System Configurations
- Military Temperature Range: -55°C to +125°C (T<sub>C</sub>)

- 3-State Command Output Drivers
- Configurable for Use with an I/O Bus
- Compatible with M8086, M8088, M8089 and M80186
- Facilitates Interface to One or Two Multi-Master Busses

# Cronómetros (Hardware)

- Reloj / Cronómetro basado en hardware
  - El computador incluye hardware dedicado para manejar el tiempo
  - Se lo puede considerar como un dispositivo externo desde el punto de vista del programador



- Contando un número fijo de ticks representan el paso de un lapso de tiempo conocido por la frecuencia.
- El Intel 8253 tiene 3 cronómetros de intervalos programable (PIT)
  - Cada cronómetro (timer) cuenta ticks de la señal del reloj principal
  - Cada cronómetro genera su señal de salida
    - Cada cronómetro puede ser programado en uno de los seis modos que determinan la forma de la señal de salida.

#### Cronómetros (Hardware) Temporizador programable por intervalos Intel 8253

Reloj / Cronómetro basado en hardware



- El contador de cada cronómetro es un valor sin signo de 16-bits
- El cronómetro decrementa el contador cada flanco ascendente del reloj
- Cuando el contador llega a 0, cambia la señal de salida  $(1 \rightarrow 0 \text{ o } 0 \rightarrow 1)$

Valor de Recarga de 16 bits

Contador 16 bits (decrementa)

 Algunos modos automáticamente recargan el contador y comienzan nuevamente, dejando patrones digitales [período señal de salida = F (contador)]

#### Cronómetros (Hardware) Temporizador programable por intervalos Intel 8253

- En el modo 3, un 8253 genera una onda cuadrada sobre su señal de salida
  - El contador del timer se decrementa y al llegar a la mitad del valor original, se cambia la señal de salida
  - Cuando el contador llega a 0, la señal de salida es cambiada nuevamente y el contador recargado



- Modelo del Programador (Timers)
  - El 8253 tiene 4 puertos de 8 bits (registros)
    - En la PC: puertos de dirección son: 40H .. 43H
    - Tres puertos son de datos:
      - Registro contador del Timer 0 40H
      - Registro contador del Timer 1 41H
      - Registro contador del Timer 2 42H
    - Son puertos de 8 bits pero el contador del Timer es de 16bits

#### Cronómetros (Hardware) Temporizador programable por intervalos Intel 8253

- Modelo del Programador (Timers)
  - El 8253 tiene el registro de control en 43H
    - Es solo de escritura y su estructura es la siguiente:





- Modelo del Programador (Timers)
  - En las PC, el 8253 está configurado:
    - Señal de entrada Maestra: 1.19318 Mhz
    - Señal de salida del timer 0 se conecta al IRO del controlador de Interrupciones
    - El factor de escala es un valor n entre 0 y 65536 y corresponde a la cantidad de señales de entrada necesarios para generar uno de salida
    - Dejando una frecuencia mínima de 1.19318 / 65536 = 18.2 Hz (18.2 ciclos por segundo)
  - Se utiliza para mantener la fecha y hora actual del sistema operativo, contando los 18.2 ticks por segundo.
    - Cuando se inicia DOS, el timer 0 se programa en modo 3 y una hora inicial es cargada.
    - La rutina ISR de timer 0 cuenta "ticks" a 18.2 Hz

# Lista de Interrupciones

- Las cinco Interrupciones dedicadas (0 a 4)
  - Interrupción 0 (división por cero)
    - Invocada por la CPU después de un DIV o IDIV, si el divisor es 0 o el resultado no entra en el destino
  - Interrupción 1 (paso a paso)
    - Usado por los debuggers para soportar pasos simples
  - Interrupción 2 (no enmascarable)
    - Interrupciones x hardware que no puede ser deshabilitada
  - Interrupción 3 (breakpoint)
    - Usado por los debuggers para establecer puntos de detención en el programa
  - Interrupción 4 (overflow)
    - Usado en librerías numéricas para atrapar errores de overflow

# Lista de Interrupciones

- Las Interrupciones de Hardware
  - INT 8h: Se produce con una frecuencia periódica determinada por el IRO del chip temporizador 8253/8254 (en la práctica, unas 18,2 veces por segundo).
  - INT 9h: Generada al pulsar o soltar una tecla
  - INT 0Ah, 0Bh, 0Ch, 0Dh, 0Eh, 0Fh: Puertos serie, impresora y controladores de disquete
  - INT 70h, 71h, 72h, 73h, 74h, 75h, 76h, 77h: Generadas en los ATs y maquinas superiores por el segundo chip controlador de interrupciones.